NSSC OpenIR  > 空间技术部
IEEE1394总线的链路层控制器
Application NumberCN200810240815.1
周庆瑞; 孙辉先; 陈晓敏; 凡启飞; 曹松
2010
Application Date2008-12-23
Date Available2010-06-30
Country中国
Abstract本发明涉及一种IEEE1394总线的链路层控制器,包括:主机接口、链路层核心模块、数据缓冲与路由控制模块、高速数据接口模块和配置寄存器;外部CPU通过所述的主机接口可以读写配置寄存器、存取数据缓冲与路由控制模块中的数据缓冲区;所述的数据缓冲与路由控制模块处于链路层核心模块和主机接口及高速数据接口之间,用于提供不同收发数据通道间的切换控制;所述的数据缓冲与路由控制模块还使用了两个异步先入先出存储器,分别用于收发数据的缓冲和跨时钟域数据的同步;所述的配置寄存器用于提供对链路层核心模块、数据缓冲与路由控制模块的初始配置和控制,通过所述的主机接口读写配置寄存器来实施控制和获取链路层控制器各模块的工作状态,有很好的可移植性。
Language中文
Document Type专利
Identifierhttp://ir.nssc.ac.cn/handle/122/2305
Collection空间技术部
Recommended Citation
GB/T 7714
周庆瑞,孙辉先,陈晓敏,等. IEEE1394总线的链路层控制器[P]. 2010-01-01.
Files in This Item:
There are no files associated with this item.
Related Services
Recommend this item
Bookmark
Usage statistics
Export to Endnote
Google Scholar
Similar articles in Google Scholar
[周庆瑞]'s Articles
[孙辉先]'s Articles
[陈晓敏]'s Articles
Baidu academic
Similar articles in Baidu academic
[周庆瑞]'s Articles
[孙辉先]'s Articles
[陈晓敏]'s Articles
Bing Scholar
Similar articles in Bing Scholar
[周庆瑞]'s Articles
[孙辉先]'s Articles
[陈晓敏]'s Articles
Terms of Use
No data!
Social Bookmark/Share
All comments (0)
No comment.
 

Items in the repository are protected by copyright, with all rights reserved, unless otherwise indicated.